Rakesh Chadha是一名资深计算机辅助工程与设计专家,拥有逾25年的专业经验,其中18年深耕于项目领导与技术管理领域。他在Sematech项目中的芯片寄生效应提取和信号完整性验证方面,主管时序和信号完整性工作。他是eSilicon公司的设计技术总监,负责复杂的SOC设计方法学。
J. Bhasker是硬件描述语言和RTL综合领域的著名专家。他曾是两个工作组(IEEE 1076.6 VHDL综合工作组和IEEE 1364.1 Verilog综合工作组)的主席,并于2005年获得了IEEE计算机协会的杰出贡献奖。他是eSilicon公司的架构师,负责许多复杂设计的时序验证工作。
J. Bhasker是硬件描述语言和RTL综合领域的著名专家。他曾是两个工作组(IEEE 1076.6 VHDL综合工作组和IEEE 1364.1 Verilog综合工作组)的主席,并于2005年获得了IEEE计算机协会的杰出贡献奖。他是eSilicon公司的架构师,负责许多复杂设计的时序验证工作。